BEGIN:VCALENDAR
VERSION:2.0
PRODID:-//Réseau des électroniciens et instrumentalistes - ECPv6.15.20//NONSGML v1.0//EN
CALSCALE:GREGORIAN
METHOD:PUBLISH
X-WR-CALNAME:Réseau des électroniciens et instrumentalistes
X-ORIGINAL-URL:https://www.electroniciens.cnrs.fr
X-WR-CALDESC:Évènements pour Réseau des électroniciens et instrumentalistes
REFRESH-INTERVAL;VALUE=DURATION:PT1H
X-Robots-Tag:noindex
X-PUBLISHED-TTL:PT1H
BEGIN:VTIMEZONE
TZID:Europe/Paris
BEGIN:DAYLIGHT
TZOFFSETFROM:+0100
TZOFFSETTO:+0200
TZNAME:CEST
DTSTART:20210328T010000
END:DAYLIGHT
BEGIN:STANDARD
TZOFFSETFROM:+0200
TZOFFSETTO:+0100
TZNAME:CET
DTSTART:20211031T010000
END:STANDARD
BEGIN:DAYLIGHT
TZOFFSETFROM:+0100
TZOFFSETTO:+0200
TZNAME:CEST
DTSTART:20220327T010000
END:DAYLIGHT
BEGIN:STANDARD
TZOFFSETFROM:+0200
TZOFFSETTO:+0100
TZNAME:CET
DTSTART:20221030T010000
END:STANDARD
BEGIN:DAYLIGHT
TZOFFSETFROM:+0100
TZOFFSETTO:+0200
TZNAME:CEST
DTSTART:20230326T010000
END:DAYLIGHT
BEGIN:STANDARD
TZOFFSETFROM:+0200
TZOFFSETTO:+0100
TZNAME:CET
DTSTART:20231029T010000
END:STANDARD
END:VTIMEZONE
BEGIN:VEVENT
DTSTART;VALUE=DATE:20221206
DTEND;VALUE=DATE:20221207
DTSTAMP:20260419T230710
CREATED:20221026T141626Z
LAST-MODIFIED:20221102T131804Z
UID:3366-1670284800-1670371199@www.electroniciens.cnrs.fr
SUMMARY:INITIATION à la PROGRAMMATION FPGA au travers de travaux pratiques
DESCRIPTION:Descriptif de l’action :\n10 postes\, équipés d’une carte MKR VIDOR 4000 et d’un oscilloscope\, permettront d’effectuer les travaux pratiques. \nLa carte MKR VIDOR 4000 regroupe un microcontrôleur SAM D21 (langage Arduino) et un FPGA Cyclone 10 (langage Verilog). Elle permet de combiner performance (150MHz) et faible coût (60€). Ceci la rend facilement accessible aux agents des plus petites équipes ou structures. \nProgrammation d’un FPGA avec la version gratuite du logiciel Quartus. \nLa programmation est orientée architecture matérielle (hardware). \nIl serait souhaitable de venir avec un PC portable (si vous n’en possédez pas\, merci de le signaler au moment de l’inscription). \n  \nProgramme :\n Accueil des participants \n\nMatin :\n\nPrise en main de la carte et des logiciels\nProgrammation graphique\nProgrammation en langage Verilog\n\n\n\n\nRepas en commun\n\n\nAprès-midi :\n\nProgrammation en langage Verilog (suite)\nApplications instrumentales :\n\nGénération de signaux\nMesures temporelles\n\n\n\n\n\nIntervenants :\nChristophe Hoffmann et Florian Mugler \nDurée :\n1 jour \nNombre de participants :\n20 personnes au maximum (soit 10 postes de travail en binômes) \nPrérequis :\naucun (connaissance Arduino et FPGA non nécessaire) \nModalités d’inscription :\nConsulter et renvoyer la Fiche incription Lyon ci-jointe avant le 16 Novembre 2022 à jean-christophe.comte@cnrs.fr
URL:https://www.electroniciens.cnrs.fr/event/initiation-a-la-programmation-fpga-au-travers-de-travaux-pratiques-06-12-2022/
LOCATION:Centre de Recherche en Neurosciences de Lyon\, 95\, Bd Pinel\, Bron\, 69500\, France
CATEGORIES:DR07,Formation
ATTACH;FMTTYPE=image/webp:https://www.electroniciens.cnrs.fr/wp-content/uploads/2022/10/FPGA-e1666787727758.webp
END:VEVENT
END:VCALENDAR