14èmes “Rencontres Électronique” de Paris


AccueilProgrammeInscriptionsPartenairesComité d'OrganisationInformations pratiques

L’électronique numérique programmable

Les Composants Programmables bouleversent nos méthodes de conception en électronique.

La grande diversité de l’offre des micro-contrôleurs, avec leurs nombreuses E/S intégrées, leur souplesse d’utilisation en font désormais des composants incontournables. Les FPGA, composants à forte densité d’intégration, offrent au concepteur un large choix de réseaux de cellules numériques/analogiques dont le comportement électronique est entièrement configurable par le concepteur.Outre le fait d’offrir des structures matérielles standard entièrement paramétrables, ces concepts présentent l’avantage de pouvoir adapter au cours du temps le comportement de l’électronique à de nouvelles situations par simple modification de la partie logicielle (μC) ou par reconfiguration de la partie hardware (FPGA). Citons comme exemple la possibilité de reconfigurer à distance un dispositif complexe en lui injectant un nouveau programme.

On trouve désormais ces composants dans tous les domaines :
– Les calculateurs embarqués (véhicules terrestres, spatiaux…)
– Les appareils électroniques Grand Public (Ordinateurs, téléphonie mobile, GPS… )
– La robotique appliquée au médical, à la défense….
– L’analyse scientifique de laboratoire.

Le Comité de Pilotage souhaite que cette semaine soit profitable à tous les participants.

Nous remercions Eve RANVIER, du Laboratoire de Chimie Physique (LCP) pour l’élaboration de ce livret.

Le Comité d’Organisation

Lundi
Lundi

Accueil des participants à partir de 14h jusqu’au milieu d’après-midi.

Heure Description
14h40 – 14h50 Ouverture des Rencontres par un Représentant de la DR4
14h50 – 15h10 Présentation de la MRCT par F. Bizot
15h10 – 15h30 Présentation du réseau RdE par B. Sinardet et L. Faurlini
15h30 – 16h35 «Le système «contrôle-commande» du synchrotron SOLEIL» par Y.-M.Abiven
16h35 – 16h50 Chapeau (15 personnes) Présentation du CO et du CPN
16h50 – 17h10 Pause – posters
17h10 – 18h15 «Conception de systèmes d’instrumentation : L’approche systémier» par S. Bouaziz
18h15 – 18h40 «FPGAs et codage du temps» par R. Sellem
18h40 – 18h55 Chapeau (15 personnes)
19h00 – 19h30 Apéritif de bienvenue
19h30 Dîner
Mardi
Mardi

Thème principal :FPGA – Exposés – Ateliers

STANDS : Xilinx / Altera / The-Mathworks / NI

Heure Description
08h30–09h30 «Nouvelle génération de FPGA et outils de développement» par O. Trémois et O. Regnault
09h35–10h35 «Synthèse des solutions FPGA d’Altera» par P. Flajolet
10h40–11h10 Pause – posters/stands partenaires
11h10–12h05 «Développement firmware LabVIEW FPGA» par G. Claus
12h05–12h20 «LV FPGA asservissement d’un laser» par J.-P. Cromières
12h30–13h45 Déjeuner
13h45–14h30 Pause – posters/stands partenaires
14h30–14h55 «Système embarqué d’acquisition 3 voies» par M. Fotzé
14h55–15h10 Chapeau (10 personnes)
15h10–18h05 ATELIERS PAR GROUPES
– Atelier 1 : «Labview FPGA» par G. Hyvert
– Atelier 2 : «Outils de développement XILINX» par O.Trémois
– Atelier 3 : «OpenCL/DSP builder» par P. Flajolet
15h10–16h00 1 ère session ATELIERS
– 1 : groupe A
– 2 : groupe B
– 3 : groupe C
16h10–16h45 2 ème session ATELIERS
– 1 : groupe C
– 2 : groupe A
– 3 : groupe B
16h45–17h15 Pause – posters/stands partenaires
17h15–18h00 3 ème session ATELIERS
– 1 : groupe B
– 2 : groupe C
– 3 : groupe A
18h05–18h35 «Carte de lecture à base d’Altera Stratix 5 GX» par C. Drancourt
18h35–18h55 «Dispositif client-serveur ethernet avec un micro-contrôleur» par F. Wicek
18h55–19h05 Chapeau (10 personnes)
19h30 Dîner
Mercredi
Mercredi

Thème principal : Automates programmables – Visite

Heure Description
08h30–09h30 «Automates-programmables » par A. Juton
09h30–09h55 «Automates programmables TM/TC d’armoires en sites isolés dans le projet RESIF» par J.Eysseric
09h55–10h20 «Les automates programmables à SOLEIL» par Y. M. Abiven – SOLEIL
10h20–10h30 Chapeau (10 personnes)
10h30–10h40 Pause – posters/stands partenaires
11h10–11h50 «Intégrité du signal» par P. Dos Santos
11h50–12h05 «Générateur d’Impulsion Numérique Informatisé» par C. Charriere
12h05–12h30 Chapeau (10 personnes)
12h30–13h45 Déjeuner
14h30–15h20 «Génération de codes C et VHDL avec Simulink» par C. Cudicini
15h30 Sortie bâteau-mouche (rdv sur place à 17 h 30)
19h15 Retour
19h30 Dîner

STANDS : NI / ELEC PARIS SUD(SIEMENS) / The Mathworks

Jeudi
Jeudi

Thème principal :Micro-contrôleurs – Exposés – Ateliers

Heure Description
08h30–09h30 « PSoC » par J. Salon
09h30–09h45 «Communication asic – μP Atmel / IHM PyQt4» par O. Lemaire
09h45–10h10 «IHM et MPLAB X» par A. Biganzoli
10h25–11h00 Pause – posters/stands partenaires
11h00–11h25 «Architecture ARM Cortex M3» par J. Minet
11h25–11h45 «Outils, produits et services pour l’électronique» par RS Components
11h45–12h05 «Activités et produits Microchip» par C. Lelabousse
12h05–12h30 «Mémoire FRAM – applications dans des MCU ultra basse consommation MSP430» par Texas Instruments
12h30–13h45 Déjeuner
13h45–14h30 Pause – posters/stands partenaires
14h30–15h00 «Dispositif optoélectronique de dépistage (AOMI)» par N. Marthouret
15h00–17h55 ATELIERS PAR GROUPES
– Atelier 1 : «PSoC3 et PSoC5» par J. Salon
– Atelier 2 : «Automates programmables» par A. Juton
– Atelier 3 : «B.A.BA FPGA» par Y. Geerebaert
15h00–15h50 1 ère session ATELIERS
– 1 : groupe A
– 2 : groupe B
– 3 : groupe C
15h50–16h35 2 ème session ATELIERS
– 1 : groupe C
– 2 : groupe A
– 3 : groupe B
16h35–17h05 Pause – posters/stands partenaires
17h05–17h55 3 ème session ATELIERS
– 1 : groupe B
– 2 : groupe C
– 3 : groupe A
17h55–18h35 «Télémètre multi-capteurs embarqué» par R. Farcy
19h30 Dîner

STANDS : RS / CIF / FARNELL

Vendredi
Vendredi

Thème principal : Réseaux – Prospectives – Bilan – Départ

Heure Description
08h45–09h25 «Réseau DEVLOG» par F. Camps
09h25–09h40 «GFIE normalisation/formation» par P.-J. Albrieux
09h40–10h15 «IPC normes dans l’électronique» par P.-J. Albrieux
10h15–10h25 «RdE outils de communication» par S. Sabourin
10h30–11h00 Pause – posters/stands partenaires
11h00–11h15 Bilan des Rencontres par M.-L. Evain
11h15–12h15 «Prospectives» par le Réseau des électroniciens
12h15–12h25 Clôture
12h30 Déjeuner
Closes
Vos interlocuteurs sont pour l’organisation de cette École Technologique

NOM Fonction / Délégation Email Tél
BOL Marc DR4 marc.bol(at)synchrotron-soleil.fr
BONAFOUS Marion CPN marion.bonafous(at)obspm.fr
CHRETIEN Pascal DR4 pascal.chretien(at)supelec.fr
DELGEHIER Flavien DR4 flavien.delgehier(at)ief.u-psud.fr
EVAIN Marie-Luce DR4 – SRH Pôle Formation marie-luce.evain(at)dr4.cnrs.fr
FAURLINI Lionel DR4 faurlini(at)ipno.in2p3.fr
GOMES Isabelle DR4 – SRH Pôle Formation isabelle.gomes(at)dr4.cnrs.fr
HOFFMANN Christophe CPN – Resp. 15 e RE christophe.hoffmann(at)iphc.cnrs.fr
IMHOFF Dominique CPN – MRCT dominique.imhoff(at)cnrs-dir.fr
IMHOFF Marc CPN marc.imhoff(at)ires.in2p3.fr
JUCHA Alain DR4 alain.jucha(at)u-psud.fr
LARBRE Jean-Philippe DR4 jean-philippe.larbre(at)u-psud.fr
LEGOU Thierry CPN – Resp. 13 RE thierry.legou(at)lpl-aix.fr
NOËL Guillaume DR4 noelg(at)ipno.in2p3.fr
OZIOL Christophe DR4 oziol(at)ipno.in2p3.fr
PERTEL Christian CPN christian.pertel(at)cemes.fr
POLIZZI David DR4 David.Polizzi(at)obspm.fr
PONTIGGIA Franco DR4 franco.pontiggia(at)cea.fr
RANVIER Eve LCP eve.ranvier(at)u-psud.fr
SABOURIN Sébastien CPN sebastien.sabourin(at)univ-poitiers.fr
SINARDET Bernard CPN – Resp. 14 e RE bernard.sinardet(at)u-bourgogne.fr

Adresse :

RÉSIDENCE INTERNATIONALE DE PARIS
44 rue Louis Lumière
75020 PARIS
Tél. : 01.40.31.45.45
info@ee-rip.com
Site internet : http://..

 

Informations pratiques

En transport en commun depuis la gare… :

https://goo.gl/maps/ QRCODE

Transport en VOITURE :

Périphérique, sortie Porte de Bagnolet ou Porte de Montreuil.

Transport Par le METRO :

Porte de Bagnolet (ligne 3) ou porte de Montreuil (ligne 9).

Transport par le BUS :

Ligne 57 et PC 2 (arrêt Vitruve).

Transport depuis l’aéroport :

Orly ou Roissy-Charles-de-Gaulle à 20 km.